マイクロチップの発射 第3nm PCIE GEN6 ダブル帯域幅でスイッチ AIとクラウドパフォーマンス
Microchip launches first 3 nm PCIe Gen 6 switches with double bandwidth, boosting AI and cloud performance.
マイクロチップ技術は,業界初のPCIE GEN6のスイッチを3nmプロセスで設置し,1車線あたり160車線と2倍に増幅して64GT/に増幅し,AI及びクラウドシステム向けの性能向上を図る.
Microchip Technology has launched the industry’s first PCIe Gen 6 switches built on a 3 nm process, offering up to 160 lanes and doubling bandwidth to 64 GT/s per lane, boosting performance for AI and cloud systems.
CPU、GPU、アクセラレータの間のデータの流れを改善する開発を行いました。 Switch Gen 6 ファミリーは、信頼のハードウェア根や、CNSA 0 との関連の高度なセキュリティ機能を含みます。
Designed to reduce latency and improve data flow between CPUs, GPUs, and accelerators, the Switchtec Gen 6 family includes advanced security features like hardware root of trust and post-quantum cryptography compliant with CNSA 2.0.
FLITモード,軽量エラー修正,ダイナミックリソース割り当て,診断,マルチキャスト,ホットプラグ機能などのPCIe 6.0のイノベーションをサポートしている.
It supports PCIe 6.0 innovations such as FLIT mode, lightweight error correction, and dynamic resource allocation, along with diagnostics, multicast, and hot-plug functionality.
スイッチはマイクロチップやその販売業者を通じて 合格した顧客にサンプルを採取できるようになりました
The switches are now available for sampling to qualified customers through Microchip or its distributors.